User:Rkuruvil: Difference between revisions
 |
|||
Line 98: | Line 98: | ||
* SSTL2 Terminierungsspannung kann nicht mit Linearregler erzeugt werden! |
* SSTL2 Terminierungsspannung kann nicht mit Linearregler erzeugt werden! |
||
** einfachster |
** einfachster Workaround: Zenerdiode |
||
** CM3212 |
** CM3212 |
||
* CPLD Footprint passt nicht |
* CPLD Footprint passt nicht |
||
* Vref fĂźr JTAG am CPLD ist falsch: CPLD ist auf 1.8V gesetzt, Vref am Stecker auf 3.3V |
|||
* Vref fĂźr JTAG!? |
|||
** Workaround: Pin am Stecker auf 1.8V fädeln |
|||
* CPLD JTAG TDI und TDO vertauscht |
|||
** Workaround: entsprechende Adern in extra Flachbandkabel verdrehen |
|||
Latest revision as of 09:31, 10 December 2010
Ranjeet-Board Anmerkungen/Checkliste
groĂes Board
- Schematic
- Inverter fĂźr Reset/EN ??
-> Inverter wurde abgeschafft!
- Spannungsversorgung CPLD
-> Wurde korregiert!
- Jumper um Vm mit GND zu verbinden
-- Ein entprechender Jumper sitzt auf dem kleinen Board.
- Jumper um Vrest mit GND zu verbinden
-> Wie VM sitzt der Jumper auf dem kleinen Board.
- Ausgangswiderstand der DACs ausreichend klein?
-> Reference Output Impedance: 7.5kOhm DC Output Impedance: 0.5Ohm
- Blockkondensatoren fßr alle DAC Ausgänge (nahe an Spikey)
-> RC Glied sitzt auf dem kleinen Board
- Erzeugen der Terminierungsspannung?
-> NCP565 mit Poti aufgebracht
- Stromaufnahme Spikey? 300mA digital, 500mA analog!!!
-> Gnuegend starke LDOs als TO263 vorhanden
- CPLD: Vccio5 nicht verbunden? IO76 an 3.3V
-> Behoben
- DAC: Pin LDAC?
-> Wurde mit dem CPLD verbunden
- Potential an Kßhlfläche der Spannungsregler?
-> Wurde mit GND verbunden bzw. unter 1.8VD werden AGND und DGND verbunden.
- Iref fĂźr 4 Spikeys?
-> Eingefuegt
- Versorgung fĂźr Multiplexer nicht eher analog?
-> Erledigt fuer alle MUX
- Blockkapazitäten an MUltiplexer, OPs,..?
-> Es wurde je ein Kondensator fuer je 2 MUX eingefuegt.
- Thermal Reliefs nochmal ganz genau checken!
-> Erledigt
- Symbols der Spannungsregler korrigieren/eindeutig machen, welches Potential liegt an Kßhlfläche?
-> Gecheckt. Die waren nur fuer die 1.8V falsch
- "cut before bonding"???
- Layout
- Power Leitungen dicker
-> Power auf 0.4mm
- Ausreichend Pins/Pads fĂźr debugging
-> Pads befinden sich alle auf dem grossen Board
- GND Pins der Stecker
-> Wurde verbunden
- AGND fĂźr DAC und ADC gut genug?
-> Problem auf dem grossen Board
- vias unter KĂźhlkĂśrper fĂźr Spannnungsregler
-> Habe ganzes Array eingefuegt
- Position der Pinreihen auf ML505 zueinander?
-> Gecheckt.
- genauer Lagenaufbau des Boards <-> Impedanz
->
- Position des Terminierungswiderstands fĂźr Lemos nicht optimal
-> Serieller Widerstand eingefuegt.
- Power: Nie nur durch ein Via!
- Mindestens 3 Vias
- 1206 vs 0603 Kondensatoren nochmal kontrollieren
-> Alle haben 0603 bis auf die LDOs
- Radius Fräser 1.2mm!!!
-> Erledigt
- Abstand Kontur zu Kupfer mindestens 200um!
-> Erledigt
- Layer Bezeichnungen fĂźr multipcb
-> Erledigt
- Kleines Board
- Schematic
- RC Filter fĂźr externe Spannungen an Spikey (auĂer Vrest, denn VREST ist sehr stark)
-> Alle bis auf VREST und VM
- Pinbelegung GND-Jumper an VM, Vrest
-> Done
- Layout
- Verbindung Planes <-> Pins
-> Kontrolliert
- Abstände Leitungen
-> Sollte gehen
- Bei 1 Spikey Version mĂśglicherweise zum Schluss Vias verschieben
-> Vias befindenn sichnun nache am Spikey
Ranjeet Board Bugliste
Sittah
- SSTL2 Terminierungsspannung kann nicht mit Linearregler erzeugt werden!
- einfachster Workaround: Zenerdiode
- CM3212
- CPLD Footprint passt nicht
- Vref fĂźr JTAG am CPLD ist falsch: CPLD ist auf 1.8V gesetzt, Vref am Stecker auf 3.3V
- Workaround: Pin am Stecker auf 1.8V fädeln
- CPLD JTAG TDI und TDO vertauscht
- Workaround: entsprechende Adern in extra Flachbandkabel verdrehen
Daja
- Vias ohne LÜtstop! (bei Spikey Footprint läuft sonst LÜtstop von Bottom durch die Vias)