User:Rkuruvil: Difference between revisions
From KIP Wiki
⧼kip-jumptonavigation⧽⧼kip-jumptosearch⧽
No edit summary |
|||
Line 24: | Line 24: | ||
** vias unter Kühlkörper für Spannnungsregler |
** vias unter Kühlkörper für Spannnungsregler |
||
** Position der Pinreihen auf ML505 zueinander? |
** Position der Pinreihen auf ML505 zueinander? |
||
** genauer Lagenaufbau des Boards <-> Impedanz |
|||
Revision as of 14:47, 15 July 2010
Ranjeet-Board Anmerkungen/Checkliste
großes Board
- Schematic
- Inverter für Reset/EN ??
- Spannungsversorgung CPLD
- Jumper um Vm mit GND zu verbinden
- Jumper um Vrest mit GND zu verbinden
- Ausgangswiderstand der DACs ausreichend klein?
- Blockkondensatoren für alle DAC Ausgänge (nahe an Spikey)
- Pins um statt 2.5V, 3.3V und 5V von FPGA auch Labornetzteil nutzen zu können
- Erzeugen der Terminierungsspannung?
- Stromaufnahme Spikey? 300mA digital, 500mA analog!!!
- Layout
- Power Leitungen dicker
- Ausreichend Pins/Pads für debugging
- GND Pins der Stecker
- AGND für DAC und ADC gut genug?
- vias unter Kühlkörper für Spannnungsregler
- Position der Pinreihen auf ML505 zueinander?
- genauer Lagenaufbau des Boards <-> Impedanz
- Kleines Board
- Schematic
- RC Filter für externe Spannungen an Spikey (außer Vrest)
Layout
- Bei 1 Spikey Version möglicherweise zum Schluss Vias verschieben