User:Rkuruvil: Difference between revisions

From KIP Wiki
⧟kip-jumptonavigation⧽⧟kip-jumptosearch⧽
Line 5: Line 5:


*'''Schematic'''
*'''Schematic'''
** Inverter fĂźr Reset/EN ?? Ok
** Inverter fĂźr Reset/EN ??
-> Inverter wurde abgeschafft!
** Spannungsversorgung CPLD Done
** Spannungsversorgung CPLD
** Jumper um Vm mit GND zu verbinden Ok
-> Wurde korregiert!
** Jumper um Vrest mit GND zu verbinden Ok
** Jumper um Vm mit GND zu verbinden
** Ausgangswiderstand der DACs ausreichend klein? Done
-- Ein entprechender Jumper sitzt auf dem kleinen Board.
** Blockkondensatoren fßr alle DAC Ausgänge (nahe an Spikey) Done
** Jumper um Vrest mit GND zu verbinden
** Erzeugen der Terminierungsspannung? Done
-> Wie VM sitzt der Jumper auf dem kleinen Board.
** Stromaufnahme Spikey? 300mA digital, 500mA analog!!! Done
** Ausgangswiderstand der DACs ausreichend klein?
** CPLD: Vccio5 nicht verbunden? IO76 an 3.3V? Done
-> Reference Output Impedance: 7.5kOhm
** DAC: Pin LDAC? Existiert nicht mehr Done
DC Output Impedance: 0.5Ohm
** Potential an Kßhlfläche der Spannungsregler? Done
** Blockkondensatoren fßr alle DAC Ausgänge (nahe an Spikey)
** Iref fĂźr 4 Spikeys? Done
-> RC Glied sitzt auf dem kleinen Board
** Versorgung fĂźr Multiplexer nicht eher analog? Sollte so gehen Done
** Erzeugen der Terminierungsspannung?
** Blockkapazitäten an MUltiplexer, OPs,..? Sollte ausreichen Done
-> NCP565 mit Poti aufgebracht
** Thermal Reliefs nochmal ganz genau checken! Done
** Stromaufnahme Spikey? 300mA digital, 500mA analog!!!
** Symbols der Spannungsregler korrigieren/eindeutig machen, welches Potential liegt an Kßhlfläche? Done
-> Gnuegend starke LDOs als TO263 vorhanden
** Iref fĂźr jeden Spikey einzeln!
** CPLD: Vccio5 nicht verbunden? IO76 an 3.3V
-> Behoben
** DAC: Pin LDAC?
-> Wurde mit dem CPLD verbunden
** Potential an Kßhlfläche der Spannungsregler?
-> Wurde mit GND verbunden bzw. unter 1.8VD werden AGND und DGND verbunden.
** Iref fĂźr 4 Spikeys?
-> Eingefuegt
** Versorgung fĂźr Multiplexer nicht eher analog?
-> Erledigt fuer alle MUX
** Blockkapazitäten an MUltiplexer, OPs,..?
-> Es wurde je ein Kondensator fuer je 2 MUX eingefuegt.
** Thermal Reliefs nochmal ganz genau checken!
-> Erledigt
** Symbols der Spannungsregler korrigieren/eindeutig machen, welches Potential liegt an Kßhlfläche?
-> Gecheckt. Die waren nur fuer die 1.8V falsch
** "cut before bonding"???
** "cut before bonding"???


Line 27: Line 43:


*'''Layout'''
*'''Layout'''
** Power Leitungen dicker Done
** Power Leitungen dicker
-> Power auf 0.4mm
** Ausreichend Pins/Pads fĂźr debugging Done
** GND Pins der Stecker Done
** Ausreichend Pins/Pads fĂźr debugging
-> Pads befinden sich alle auf dem grossen Board
** AGND fĂźr DAC und ADC gut genug? Done
** GND Pins der Stecker
-> Wurde verbunden
** AGND fĂźr DAC und ADC gut genug?
-> Problem auf dem grossen Board
** vias unter KĂźhlkĂśrper fĂźr Spannnungsregler
** vias unter KĂźhlkĂśrper fĂźr Spannnungsregler
-> Habe ganzes Array eingefuegt
** Position der Pinreihen auf ML505 zueinander? Done
** Position der Pinreihen auf ML505 zueinander?
** genauer Lagenaufbau des Boards <-> Impedanz Done
-> Gecheckt.
** Position des Terminierungswiderstands fĂźr Lemos nicht optimal Done
** genauer Lagenaufbau des Boards <-> Impedanz
** Power: Nie nur durch ein Via! Done
->
** 1206 vs 0603 Kondensatoren nochmal kontrollieren Done
** Position des Terminierungswiderstands fĂźr Lemos nicht optimal
** Radius Fräser 1.2mm!!! Done
-> Serieller Widerstand eingefuegt.
** Abstand Kontur zu Kupfer mindestens 200um! Done
** Power: Nie nur durch ein Via!
** Layer Bezeichnungen fĂźr multipcb Done
- Mindestens 3 Vias
** 1206 vs 0603 Kondensatoren nochmal kontrollieren
-> Alle haben 0603 bis auf die LDOs
** Radius Fräser 1.2mm!!!
-> Erledigt
** Abstand Kontur zu Kupfer mindestens 200um!
-> Erledigt
** Layer Bezeichnungen fĂźr multipcb
-> Erledigt




Line 47: Line 76:


*'''Schematic'''
*'''Schematic'''
** RC Filter für externe Spannungen an Spikey (außer Vrest) Done
** RC Filter für externe Spannungen an Spikey (außer Vrest, denn VREST ist sehr stark)
-> Alle bis auf VREST und VM
** Pinbelegung GND-Jumper an VM, Vrest Done
** Pinbelegung GND-Jumper an VM, Vrest
-> Done




*'''Layout'''
*'''Layout'''
** Verbindung Planes <-> Pins? Done
** Verbindung Planes <-> Pins
-> Kontrolliert
** Abstände Leitungen Done
** Abstände Leitungen
** Bei 1 Spikey Version mĂśglicherweise zum Schluss Vias verschieben Done
-> Sollte gehen
** Bei 1 Spikey Version mĂśglicherweise zum Schluss Vias verschieben
-> Vias befindenn sichnun nache am Spikey

Revision as of 08:04, 17 August 2010

Ranjeet-Board Anmerkungen/Checkliste

großes Board

  • Schematic
    • Inverter fĂźr Reset/EN ??

-> Inverter wurde abgeschafft!

    • Spannungsversorgung CPLD

-> Wurde korregiert!

    • Jumper um Vm mit GND zu verbinden

-- Ein entprechender Jumper sitzt auf dem kleinen Board.

    • Jumper um Vrest mit GND zu verbinden

-> Wie VM sitzt der Jumper auf dem kleinen Board.

    • Ausgangswiderstand der DACs ausreichend klein?

-> Reference Output Impedance: 7.5kOhm DC Output Impedance: 0.5Ohm

    • Blockkondensatoren fĂźr alle DAC Ausgänge (nahe an Spikey)

-> RC Glied sitzt auf dem kleinen Board

    • Erzeugen der Terminierungsspannung?

-> NCP565 mit Poti aufgebracht

    • Stromaufnahme Spikey? 300mA digital, 500mA analog!!!

-> Gnuegend starke LDOs als TO263 vorhanden

    • CPLD: Vccio5 nicht verbunden? IO76 an 3.3V

-> Behoben

    • DAC: Pin LDAC?

-> Wurde mit dem CPLD verbunden

    • Potential an KĂźhlfläche der Spannungsregler?

-> Wurde mit GND verbunden bzw. unter 1.8VD werden AGND und DGND verbunden.

    • Iref fĂźr 4 Spikeys?

-> Eingefuegt

    • Versorgung fĂźr Multiplexer nicht eher analog?

-> Erledigt fuer alle MUX

    • Blockkapazitäten an MUltiplexer, OPs,..?

-> Es wurde je ein Kondensator fuer je 2 MUX eingefuegt.

    • Thermal Reliefs nochmal ganz genau checken!

-> Erledigt

    • Symbols der Spannungsregler korrigieren/eindeutig machen, welches Potential liegt an KĂźhlfläche?

-> Gecheckt. Die waren nur fuer die 1.8V falsch

    • "cut before bonding"???


  • Layout
    • Power Leitungen dicker

-> Power auf 0.4mm

    • Ausreichend Pins/Pads fĂźr debugging

-> Pads befinden sich alle auf dem grossen Board

    • GND Pins der Stecker

-> Wurde verbunden

    • AGND fĂźr DAC und ADC gut genug?

-> Problem auf dem grossen Board

    • vias unter KĂźhlkĂśrper fĂźr Spannnungsregler

-> Habe ganzes Array eingefuegt

    • Position der Pinreihen auf ML505 zueinander?

-> Gecheckt.

    • genauer Lagenaufbau des Boards <-> Impedanz

->

    • Position des Terminierungswiderstands fĂźr Lemos nicht optimal

-> Serieller Widerstand eingefuegt.

    • Power: Nie nur durch ein Via!

- Mindestens 3 Vias

    • 1206 vs 0603 Kondensatoren nochmal kontrollieren

-> Alle haben 0603 bis auf die LDOs

    • Radius Fräser 1.2mm!!!

-> Erledigt

    • Abstand Kontur zu Kupfer mindestens 200um!

-> Erledigt

    • Layer Bezeichnungen fĂźr multipcb

-> Erledigt



  • Kleines Board
  • Schematic
    • RC Filter fĂźr externe Spannungen an Spikey (außer Vrest, denn VREST ist sehr stark)

-> Alle bis auf VREST und VM

    • Pinbelegung GND-Jumper an VM, Vrest

-> Done


  • Layout
    • Verbindung Planes <-> Pins

-> Kontrolliert

    • Abstände Leitungen

-> Sollte gehen

    • Bei 1 Spikey Version mĂśglicherweise zum Schluss Vias verschieben

-> Vias befindenn sichnun nache am Spikey